]> git.openfabrics.org - ~shefty/rdma-dev.git/commitdiff
ARM: imx: remove last explicit users of virtual base address defines
authorUwe Kleine-König <u.kleine-koenig@pengutronix.de>
Mon, 25 Oct 2010 13:54:58 +0000 (15:54 +0200)
committerUwe Kleine-König <u.kleine-koenig@pengutronix.de>
Wed, 17 Nov 2010 07:58:10 +0000 (08:58 +0100)
This allows changing the mapping without the need to adapt all users.

While at it remove some unneeded casts to void __iomem *, this is already
taken care for in the IO_ADDRESS macros

Signed-off-by: Uwe Kleine-König <u.kleine-koenig@pengutronix.de>
arch/arm/mach-imx/devices.c
arch/arm/mach-mx25/devices.c
arch/arm/mach-mx25/mm.c
arch/arm/plat-mxc/include/mach/mx25.h

index fba5047de8b1fde5ee532f6291bcfee700257a66..e69e46eac45ddb6ff1e74d490851631d32c91037 100644 (file)
@@ -159,22 +159,22 @@ struct platform_device imx_usb_device = {
 static struct mxc_gpio_port imx_gpio_ports[] = {
        {
                .chip.label = "gpio-0",
-               .base = (void __iomem *)MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR),
+               .base = MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR),
                .irq = MX1_GPIO_INT_PORTA,
                .virtual_irq_start = MXC_GPIO_IRQ_START,
        }, {
                .chip.label = "gpio-1",
-               .base = (void __iomem *)MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR + 0x100),
+               .base = MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR + 0x100),
                .irq = MX1_GPIO_INT_PORTB,
                .virtual_irq_start = MXC_GPIO_IRQ_START + 32,
        }, {
                .chip.label = "gpio-2",
-               .base = (void __iomem *)MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR + 0x200),
+               .base = MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR + 0x200),
                .irq = MX1_GPIO_INT_PORTC,
                .virtual_irq_start = MXC_GPIO_IRQ_START + 64,
        }, {
                .chip.label = "gpio-3",
-               .base = (void __iomem *)MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR + 0x300),
+               .base = MX1_IO_ADDRESS(MX1_GPIO_BASE_ADDR + 0x300),
                .irq = MX1_GPIO_INT_PORTD,
                .virtual_irq_start = MXC_GPIO_IRQ_START + 96,
        }
index 1d0eb3e85941030d091fc6094bc955ae40035128..92eb1a90b52ca708344371d8b38af2a27f520362 100644 (file)
@@ -182,22 +182,22 @@ struct platform_device mxc_pwm_device3 = {
 static struct mxc_gpio_port imx_gpio_ports[] = {
        {
                .chip.label = "gpio-0",
-               .base = (void __iomem *)MX25_GPIO1_BASE_ADDR_VIRT,
+               .base = MX25_IO_ADDRESS(MX25_GPIO1_BASE_ADDR),
                .irq = 52,
                .virtual_irq_start = MXC_GPIO_IRQ_START,
        }, {
                .chip.label = "gpio-1",
-               .base = (void __iomem *)MX25_GPIO2_BASE_ADDR_VIRT,
+               .base = MX25_IO_ADDRESS(MX25_GPIO2_BASE_ADDR),
                .irq = 51,
                .virtual_irq_start = MXC_GPIO_IRQ_START + 32,
        }, {
                .chip.label = "gpio-2",
-               .base = (void __iomem *)MX25_GPIO3_BASE_ADDR_VIRT,
+               .base = MX25_IO_ADDRESS(MX25_GPIO3_BASE_ADDR),
                .irq = 16,
                .virtual_irq_start = MXC_GPIO_IRQ_START + 64,
        }, {
                .chip.label = "gpio-3",
-               .base = (void __iomem *)MX25_GPIO4_BASE_ADDR_VIRT,
+               .base = MX25_IO_ADDRESS(MX25_GPIO4_BASE_ADDR),
                .irq = 23,
                .virtual_irq_start = MXC_GPIO_IRQ_START + 96,
        }
index 11cd33599bd82e2cf8815f41bc4e618fd3a31a1f..2edec6ce8fe7b0b9c7b03f4034b90d6a693b979a 100644 (file)
@@ -56,7 +56,7 @@ int imx25_register_gpios(void);
 
 void __init mx25_init_irq(void)
 {
-       mxc_init_irq((void __iomem *)MX25_AVIC_BASE_ADDR_VIRT);
+       mxc_init_irq(MX25_IO_ADDRESS(MX25_AVIC_BASE_ADDR));
        imx25_register_gpios();
 }
 
index 6f9e1d401ce883950b08ee9f43d1c6929ac7f0cd..08b5a3af9432b204c311e147b595b51c2c292ce1 100644 (file)
 
 #define MX25_CRM_BASE_ADDR             (MX25_AIPS2_BASE_ADDR + 0x80000)
 #define MX25_GPT1_BASE_ADDR            (MX25_AIPS2_BASE_ADDR + 0x90000)
+#define MX25_GPIO4_BASE_ADDR           (MX25_AIPS2_BASE_ADDR + 0x9c000)
+#define MX25_GPIO3_BASE_ADDR           (MX25_AIPS2_BASE_ADDR + 0xa4000)
+#define MX25_GPIO1_BASE_ADDR           (MX25_AIPS2_BASE_ADDR + 0xcc000)
+#define MX25_GPIO2_BASE_ADDR           (MX25_AIPS2_BASE_ADDR + 0xd0000)
 #define MX25_WDOG_BASE_ADDR            (MX25_AIPS2_BASE_ADDR + 0xdc000)
 
-#define MX25_GPIO1_BASE_ADDR_VIRT      (MX25_AIPS2_BASE_ADDR_VIRT + 0xcc000)
-#define MX25_GPIO2_BASE_ADDR_VIRT      (MX25_AIPS2_BASE_ADDR_VIRT + 0xd0000)
-#define MX25_GPIO3_BASE_ADDR_VIRT      (MX25_AIPS2_BASE_ADDR_VIRT + 0xa4000)
-#define MX25_GPIO4_BASE_ADDR_VIRT      (MX25_AIPS2_BASE_ADDR_VIRT + 0x9c000)
-
 #define MX25_IO_P2V(x) (                                       \
        IMX_IO_P2V_MODULE(x, MX25_AIPS1) ?:                     \
        IMX_IO_P2V_MODULE(x, MX25_AIPS2) ?:                     \